圖3 整體框圖
ZSDA1000的整體框圖如圖3所示。采用FPGA為核心處理器,負(fù)責(zé)ADC的高速數(shù)據(jù)讀取、PCIE高速數(shù)據(jù)傳輸和相關(guān)控制功能。ADC采用雙路8位高速ADC,采樣頻率1.0GSPS,與上位機(jī)通信采用PCIE×4進(jìn)行通信,板載1GB DDRIII。
3、ZSDA1000的性能
垂直分辨率:8 bit
最大采樣率:1GSa/CH
通道數(shù):2CH
信號(hào)輸入范圍:100mVpp~5Vpp
模擬帶寬:DC~350MHz
死區(qū)時(shí)間:10μS
板載內(nèi)存:1GB DDRIII
通信鏈路:PCI Express 2.0
4、ZSDA1000應(yīng)用——質(zhì)譜儀