日韩一级精品一区二区三区-天天在线视频免费公开-久草精品视频在线观看-日韩欧美一区二区三区自拍

 
當(dāng)前位置: 首頁(yè) » 技術(shù)方案 » 解決方案 » 電子行業(yè) » 正文

PowerLab 筆記:如何避免傳導(dǎo) EMI 問(wèn)題


  來(lái)源: 儀器儀表商情網(wǎng) 時(shí)間:2015-12-03 作者:Stanford
分享到:

?

儀器儀表商情網(wǎng) 解決方案】這里,我們先著重討論當(dāng)寄生電容直接耦合到電源輸入電線時(shí)會(huì)發(fā)生的情況。

1.只需幾fF的雜散電容就會(huì)導(dǎo)致EMI掃描失敗。從本質(zhì)上講,開(kāi)關(guān)電源具有提供高 dV/dt 的節(jié)點(diǎn)。寄生電容與高 dV/dt 的混合會(huì)產(chǎn)生 EMI 問(wèn)題。在寄生電容的另一端連接至電源輸入端時(shí),會(huì)有少量電流直接泵送至電源線。

2.查看電源中的寄生電容。我們都記得物理課上講過(guò),兩個(gè)導(dǎo)體之間的電容與導(dǎo)體表面積成正比,與二者之間的距離成反比。查看電路中的每個(gè)節(jié)點(diǎn),并特別注意具有高 dV/dt 的節(jié)點(diǎn)。想想電路布局中該節(jié)點(diǎn)的表面積是多少,節(jié)點(diǎn)距離電路板輸入線路有多遠(yuǎn)。開(kāi)關(guān) MOSFET 的漏極和緩沖電路是常見(jiàn)的罪魁禍?zhǔn)住?/span>

3.減小表面面積有技巧。試著盡量使用表面貼裝封裝。采用直立式 TO-220 封裝的 FET 具有極大的漏極選項(xiàng)卡(draintab)表面面積,可惜的是它通常碰巧是具有最高dV/dt的節(jié)點(diǎn)。嘗試使用表面裝 DPAK 或 D2PAK FET 取代。在 DPAK 選項(xiàng)卡下面的低層 PCB 上安放一個(gè)初級(jí)接地面板,就可良好遮蔽 FET 的底部,從而可顯著減少寄生電容。

有時(shí)候表面面積需要用于散熱。如果您必須使用帶散熱片的 TO-220 類 FET,嘗試將散熱片連接至初級(jí)接地(而不是大地接地)。這樣不僅有助于遮蔽 FET,而且還有助于減少雜散電容。

關(guān)鍵詞:儀器儀表 測(cè)試測(cè)量 電源    瀏覽量:420

聲明:凡本網(wǎng)注明"來(lái)源:儀商網(wǎng)"的所有作品,版權(quán)均屬于儀商網(wǎng),未經(jīng)本網(wǎng)授權(quán)不得轉(zhuǎn)載、摘編使用。
經(jīng)本網(wǎng)授權(quán)使用,并注明"來(lái)源:儀商網(wǎng)"。違反上述聲明者,本網(wǎng)將追究其相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它來(lái)源的作品,歸原版權(quán)所有人所有。目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。如有作品的內(nèi)容、版權(quán)以及其它問(wèn)題的,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
本網(wǎng)轉(zhuǎn)載自其它媒體或授權(quán)刊載,如有作品內(nèi)容、版權(quán)以及其它問(wèn)題的,請(qǐng)聯(lián)系我們。相關(guān)合作、投稿、轉(zhuǎn)載授權(quán)等事宜,請(qǐng)聯(lián)系本網(wǎng)。
QQ:2268148259、3050252122。


讓制造業(yè)不缺測(cè)試測(cè)量工程師

最新發(fā)布
行業(yè)動(dòng)態(tài)
技術(shù)方案
國(guó)際資訊
儀商專題
按分類瀏覽
Copyright ? 2023- 861718.com All rights reserved 版權(quán)所有 ?廣州德祿訊信息科技有限公司
本站轉(zhuǎn)載或引用文章涉及版權(quán)問(wèn)題請(qǐng)與我們聯(lián)系。電話:020-34224268 傳真: 020-34113782

粵公網(wǎng)安備 44010502000033號(hào)

粵ICP備16022018號(hào)-4