日韩一级精品一区二区三区-天天在线视频免费公开-久草精品视频在线观看-日韩欧美一区二区三区自拍

 
當(dāng)前位置: 首頁(yè) » 政策法規(guī) » 工程師園地 » 正文

電子元器件基礎(chǔ)知識(shí)

電子工程師的必修課


時(shí)間:2017-07-18 作者:馬致遠(yuǎn)
分享到:

?
CMOS(Complementary metal Oxide Semiconductor-互補(bǔ)金屬氧化物半導(dǎo)體):先進(jìn)的集成電路加工工藝技術(shù),具有高集成、低成本、低能耗和高性能等特征。CMOS 是現(xiàn)在高密度可編程邏輯器件(PLD)的理想工藝技術(shù)。
CPLD(Complex Programmable Logic Device-復(fù)雜可編程邏輯器件):高密度的可編程邏輯器件,包含通過(guò)一個(gè)中央全局布線區(qū)連接的宏單元。這種結(jié)構(gòu)提供高速度和可預(yù)測(cè)的性能。是實(shí)現(xiàn)高速邏輯的理想結(jié)構(gòu)。理想的可編程技術(shù)是 E2CMOS?。
Density (密度):表示集成在一個(gè)芯片上的邏輯數(shù)量,單位是門(gate)。密度越高,門越多,也意味著越復(fù)雜。
Design Simulation(設(shè)計(jì)仿真):明確一個(gè)設(shè)計(jì)是否與要求的功能和時(shí)序相一致的過(guò)程。
E2CMOS?(Electrically Erasable CMOS-電子可擦除互補(bǔ)金屬氧化物半導(dǎo)體):萊迪思專用工藝?;谄渚哂欣^承性、可重復(fù)編程和可測(cè)試性等特點(diǎn),因此是一種可編程邏輯器件(PLD)的理想工藝技術(shù)。
EBR(Embedded Block RAM-嵌入模塊RAM):在 ORCA 現(xiàn)場(chǎng)可編程門陣列(FPGA)中的 RAM 單元,可配置成 RAM、只讀存儲(chǔ)器(ROM)、先入先出(FIFO)、內(nèi)容地址存儲(chǔ)器(CAM)等。
EDA(Electronic Design Automation-電子設(shè)計(jì)自動(dòng)化):即通常所謂的電子線路輔助設(shè)計(jì)軟件。
EPIC (Editor for Programmable Integrated Circuit-可編程集成電路編輯器):一種包含在 ORCA Foundry 中的低級(jí)別的圖型編輯器,可用于 ORCA 設(shè)計(jì)中比特級(jí)的編輯。
Explore Tool(探索工具):萊迪思的新創(chuàng)造,包括 ispDS+HDL 綜合優(yōu)化邏輯適配器。探索工具為用戶提供了一個(gè)簡(jiǎn)單的圖形化界面進(jìn)行編譯器的綜合控制。設(shè)計(jì)者只需要簡(jiǎn)單地點(diǎn)擊鼠標(biāo),就可以管理編譯器的設(shè)置,執(zhí)行一個(gè)設(shè)計(jì)中的類似于多批處理的編譯。
Fmax:信號(hào)的最高頻率。芯片在每秒內(nèi)產(chǎn)生邏輯功能的最多次數(shù)。
FAE(Field Application Engineer-現(xiàn)場(chǎng)應(yīng)用工程師):在現(xiàn)場(chǎng)為客戶提供技術(shù)支持的工程師。
Fabless:能夠設(shè)計(jì),銷售,通過(guò)與硅片制造商聯(lián)合以轉(zhuǎn)包的方式實(shí)現(xiàn)硅片加工的一類半導(dǎo)體公司。
Fitter(適配器):在將一個(gè)設(shè)計(jì)放置到目標(biāo)可編程器件之前,用來(lái)優(yōu)化和分割一個(gè)邏輯設(shè)計(jì)的軟件。
Foundry:硅片生產(chǎn)線,也稱為 fab。 FPGA(Field Programmable Gate Array-現(xiàn)場(chǎng)可編程門陣列):高密度 PLD 包括通過(guò)分布式可編程陣列開(kāi)關(guān)連接的小邏輯單元。這種結(jié)構(gòu)在性能和功能容量上會(huì)產(chǎn)生統(tǒng)計(jì)變化結(jié)果,但是可提供高寄存器數(shù)。可編程性是通過(guò)典型的易失的 SRAM 或反熔絲工藝一次可編程提供的。
"Foundry" :一種用于ORCA 現(xiàn)場(chǎng)可編程門陣列(FPGA)和現(xiàn)場(chǎng)可編程單芯片系統(tǒng)(FPSC)的軟件系統(tǒng)。
FPGA(Field Programmable Gate Array-現(xiàn)場(chǎng)可編程門陣列):含有小邏輯單元的高密度 PLD,這些邏輯單元通過(guò)一個(gè)分布式的陣列可編程開(kāi)關(guān)而連接。這種體系結(jié)構(gòu)隨著性能和功能容量不同而產(chǎn)生統(tǒng)計(jì)上的不同結(jié)果,但是提供的寄存器數(shù)量多。其可編程性很典型地通過(guò)易失 SRAM 或者一次性可編程的反熔絲來(lái)體現(xiàn)。
FPSC(Field Programmable System-on-a-Chip-現(xiàn)場(chǎng)可編程單芯片系統(tǒng)):新一代可編程器件用于連接 FPGA 門和嵌入的 ASIC 宏單元,從而形成一芯片上系統(tǒng)的解決方案。

關(guān)鍵詞:電子元器件 電壓 電阻    瀏覽量:682

聲明:凡本網(wǎng)注明"來(lái)源:儀商網(wǎng)"的所有作品,版權(quán)均屬于儀商網(wǎng),未經(jīng)本網(wǎng)授權(quán)不得轉(zhuǎn)載、摘編使用。
經(jīng)本網(wǎng)授權(quán)使用,并注明"來(lái)源:儀商網(wǎng)"。違反上述聲明者,本網(wǎng)將追究其相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它來(lái)源的作品,歸原版權(quán)所有人所有。目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。如有作品的內(nèi)容、版權(quán)以及其它問(wèn)題的,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
本網(wǎng)轉(zhuǎn)載自其它媒體或授權(quán)刊載,如有作品內(nèi)容、版權(quán)以及其它問(wèn)題的,請(qǐng)聯(lián)系我們。相關(guān)合作、投稿、轉(zhuǎn)載授權(quán)等事宜,請(qǐng)聯(lián)系本網(wǎng)。
QQ:2268148259、3050252122。


讓制造業(yè)不缺測(cè)試測(cè)量工程師

最新發(fā)布
行業(yè)動(dòng)態(tài)
政策法規(guī)
國(guó)際資訊
儀商專題
按分類瀏覽
Copyright ? 2023- 861718.com All rights reserved 版權(quán)所有 ?廣州德祿訊信息科技有限公司
本站轉(zhuǎn)載或引用文章涉及版權(quán)問(wèn)題請(qǐng)與我們聯(lián)系。電話:020-34224268 傳真: 020-34113782

粵公網(wǎng)安備 44010502000033號(hào)

粵ICP備16022018號(hào)-4