日韩一级精品一区二区三区-天天在线视频免费公开-久草精品视频在线观看-日韩欧美一区二区三区自拍

 
當(dāng)前位置: 首頁 » 技術(shù)方案 » 解決方案 » 電子行業(yè) » 正文

如何抑制電源噪聲?高速數(shù)字電路封裝電源完整性分析


時間:2018-01-30 作者:
分享到:

?

圖9 封裝上電容的放置位置



圖10 電容數(shù)量對|S21|的影響


從測量結(jié)果可知,加4和8顆時,在0~200Mhz,能有效壓低|S21|,但在400Mhz附近產(chǎn)生新的共振點,而把之后的共振點往高頻移動。當(dāng)加入12~52顆后,同樣壓低低頻|S21|,且把400Mhz附近的共振點大大消減,高頻共振點向高頻移動,且振幅大為縮減。

隨著電容數(shù)量增加,對噪聲的抑制更好,從4~8顆的300Mhz,提升到1.2Ghz(52顆),所以增加電容數(shù)量,有助于對提高電源的噪聲抑制能力。

去耦電容容值的影響

在Pkg和PCB的組合結(jié)構(gòu)上,放置不同容值的電容,模擬結(jié)果如圖11。
對加入100nF和100pF做比較,0~300Mhz間,100n大電容有較好的抑制效果;500~800Mhz,100p小電容有較好的效果;而加100n電容,會跟整個系統(tǒng)結(jié)構(gòu)在400Mz產(chǎn)生共振;當(dāng)使用100n+100p,200~600Mhz,比單純使用100n和100p差,而更低頻或更高頻也沒有單一容值好;當(dāng)使用100n+1n+100p三種容值時,產(chǎn)生了更多共振點,在電子系統(tǒng)中要特別小心,如果電路產(chǎn)生的噪聲剛好在共振頻率點,則噪聲被放大,對信號產(chǎn)生影響或輻射。

所以對電容容值的選擇,應(yīng)根據(jù)要抑制的頻段來決定,頻段決定后根據(jù)電容的共振點選擇電容,越低的電容ESL和ESR越好。


圖11 混合不同容值電容的模擬結(jié)果

板層厚度的影響

首先,固定PCB電源與地平面之間的距離為0.7mm,改變Pkg電源層厚度依次為1.6mm、0.8mm、0.4mm、0.15mm,結(jié)果如圖12所示;當(dāng)Pkg電源層厚度越來越高,第一個零點向低頻移動;從前面結(jié)論知道,2Ghz前的噪聲來自PCB,從結(jié)果來看PCB耦合上來的噪聲也變大了,而2Ghz以后主要受封裝影響,可以看到|S21|也隨厚度而變大,所以Pkg電源平面的厚度對S參數(shù)影響是很大的。


關(guān)鍵詞:高速數(shù)字電路 噪聲干擾 電源噪聲    瀏覽量:2762

聲明:凡本網(wǎng)注明"來源:儀商網(wǎng)"的所有作品,版權(quán)均屬于儀商網(wǎng),未經(jīng)本網(wǎng)授權(quán)不得轉(zhuǎn)載、摘編使用。
經(jīng)本網(wǎng)授權(quán)使用,并注明"來源:儀商網(wǎng)"。違反上述聲明者,本網(wǎng)將追究其相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它來源的作品,歸原版權(quán)所有人所有。目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。如有作品的內(nèi)容、版權(quán)以及其它問題的,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
本網(wǎng)轉(zhuǎn)載自其它媒體或授權(quán)刊載,如有作品內(nèi)容、版權(quán)以及其它問題的,請聯(lián)系我們。相關(guān)合作、投稿、轉(zhuǎn)載授權(quán)等事宜,請聯(lián)系本網(wǎng)。
QQ:2268148259、3050252122。


讓制造業(yè)不缺測試測量工程師

最新發(fā)布
行業(yè)動態(tài)
技術(shù)方案
國際資訊
儀商專題
按分類瀏覽
Copyright ? 2023- 861718.com All rights reserved 版權(quán)所有 ?廣州德祿訊信息科技有限公司
本站轉(zhuǎn)載或引用文章涉及版權(quán)問題請與我們聯(lián)系。電話:020-34224268 傳真: 020-34113782

粵公網(wǎng)安備 44010502000033號

粵ICP備16022018號-4