與SERDES中使用的DFE不同的是,在SERDES中,DFE的時(shí)鐘信息可以由信號(hào)本身通過(guò)時(shí)鐘恢復(fù)獲得。而在DDR5中,由于DQ信號(hào)是通過(guò)DQS信號(hào)觸發(fā)的,所以需要將DQS作為時(shí)鐘信號(hào),加入到DFE中去。最后形成的是雙輸入,單輸出的DFE。
挑戰(zhàn)4:測(cè)試方法
低誤碼率:
在DDR5的協(xié)議草案中,要求在測(cè)試時(shí)系統(tǒng)的誤碼率要在10e-16以下,及最少需要5.3e9個(gè)UI,才能保證99.5%的置信水平。無(wú)論是在測(cè)試,還是仿真中,如此多的bit數(shù)都需要花費(fèi)大量的時(shí)間。
虛擬探針:
由于DDR5引入了均衡器,所以最終的接受信號(hào)是經(jīng)過(guò)均衡后的得到的結(jié)果。但是在測(cè)試時(shí),往往只能直接測(cè)量到芯片BGA封裝上的信號(hào)波形。所以,需要通過(guò)軟件仿真或推測(cè)模擬出封裝以及均衡器的影響,再通過(guò)一個(gè)虛擬探針,獲得最后的波形進(jìn)行分析。